Der ATLAS LVL2-Trigger mit FPGA-Prozessoren: Entwicklung, Aufbau und Funktionsnachweis des hybriden FPGA/CPU-basierten Prozessorsystems ATLANTIS
Gespeichert in:
MARC
| LEADER | 00000cam a2200000 c 4500 | ||
|---|---|---|---|
| 001 | 1158159501 | ||
| 003 | DE-627 | ||
| 005 | 20240829163659.0 | ||
| 007 | tu | ||
| 008 | 001115s2000 xx ||||| m 00| ||ger c | ||
| 035 | |a (DE-627)1158159501 | ||
| 035 | |a (DE-576)088159507 | ||
| 035 | |a (DE-599)BSZ088159507 | ||
| 035 | |a (OCoLC)1412043375 | ||
| 035 | |a (OCoLC)76232918 | ||
| 040 | |a DE-627 |b ger |c DE-627 |e rakwb | ||
| 041 | |a ger | ||
| 084 | |a 29 |2 sdnb | ||
| 100 | 1 | |a Singpiel, Holger |0 (DE-588)1312388277 |0 (DE-627)1872143776 |4 aut | |
| 245 | 1 | 4 | |a Der ATLAS LVL2-Trigger mit FPGA-Prozessoren |b Entwicklung, Aufbau und Funktionsnachweis des hybriden FPGA/CPU-basierten Prozessorsystems ATLANTIS |c vorgelegt von Holger Singpiel |
| 264 | 1 | |c 2000 | |
| 300 | |a VIII, 180 S. |b graph. Darst. | ||
| 336 | |a Text |b txt |2 rdacontent | ||
| 337 | |a ohne Hilfsmittel zu benutzen |b n |2 rdamedia | ||
| 338 | |a Band |b nc |2 rdacarrier | ||
| 502 | |a Heidelberg, Univ., Diss., 2000 | ||
| 583 | 1 | |a Archivierung prüfen |c 20200919 |f DE-640 |z 1 |2 pdager | |
| 583 | 1 | |a Archivierung/Langzeitarchivierung gewährleistet |f DISS |x XA-DE-BW |2 pdager |5 DE-16 | |
| 650 | 0 | 7 | |0 (DE-588)4375595-1 |0 (DE-627)184645905 |0 (DE-576)211782629 |a ATLAS |g Teilchendetektor |2 gnd |
| 650 | 0 | 7 | |0 (DE-588)4208976-1 |0 (DE-627)105108111 |0 (DE-576)210189053 |a Triggerkonzept |2 gnd |
| 650 | 0 | 7 | |0 (DE-588)4173280-7 |0 (DE-627)105381179 |0 (DE-576)209949155 |a Parallelrechner |2 gnd |
| 650 | 0 | 7 | |0 (DE-588)4257807-3 |0 (DE-627)104551461 |0 (DE-576)210566957 |a Prozessbeschleunigung |2 gnd |
| 650 | 0 | 7 | |0 (DE-588)4254792-1 |0 (DE-627)10449879X |0 (DE-576)210542187 |a VHDL |2 gnd |
| 655 | 7 | |a Hochschulschrift |0 (DE-588)4113937-9 |0 (DE-627)105825778 |0 (DE-576)209480580 |2 gnd-content | |
| 751 | |a Heidelberg |0 (DE-588)4023996-2 |0 (DE-627)106300814 |0 (DE-576)208952578 |4 uvp | ||
| 776 | 0 | 8 | |i Erscheint auch als |n Online-Ausgabe |a Singpiel, Holger |t Der ATLAS LVL2-Trigger mit FPGA-Prozessoren |d 2001 |h Online-Ressource (195 S.) |w (DE-627)1643183087 |w (DE-576)089863577 |
| 951 | |a BO | ||
| 992 | |a 20231206 | ||
| 993 | |a Thesis | ||
| 998 | |g 1312388277 |a Singpiel, Holger |m 1312388277:Singpiel, Holger |d 130000 |d 130001 |e 130000PS1312388277 |e 130001PS1312388277 |k 0/130000/ |k 1/130000/130001/ |p 1 |x j |y j | ||
| 999 | |a KXP-PPN1158159501 |e 4427782566 | ||
| BIB | |a Y | ||
| JSO | |a {"name":{"displayForm":["vorgelegt von Holger Singpiel"]},"person":[{"role":"aut","display":"Singpiel, Holger","given":"Holger","family":"Singpiel"}],"noteThesis":["Heidelberg, Univ., Diss., 2000"],"id":{"eki":["1158159501"]},"title":[{"title":"Der ATLAS LVL2-Trigger mit FPGA-Prozessoren","subtitle":"Entwicklung, Aufbau und Funktionsnachweis des hybriden FPGA/CPU-basierten Prozessorsystems ATLANTIS","title_sort":"ATLAS LVL2-Trigger mit FPGA-Prozessoren"}],"origin":[{"dateIssuedDisp":"2000","dateIssuedKey":"2000"}],"recId":"1158159501","language":["ger"],"type":{"bibl":"thesis"},"physDesc":[{"extent":"VIII, 180 S.","noteIll":"graph. Darst."}]} | ||
| SRT | |a SINGPIELHOATLASLVL2T2000 | ||